Dr. Juan Jose Raygoza Panduro

RESEÑA

  • Ingeniero en Comunicaciones y Electrónica, egresado de Facultad de ingeniería de la Universidad de Guadalajara, CUCEI, Guadalajara. Titulado 1992.
  • Grado de Maestro en Ciencias en Ingeniería Eléctrica, especialidad en Electrónica del Estado Sólido, CINVESTAV D.F. en 1995.
  • Grado maestría o suficiencia investigadora en Informática y Telecomunicaciones, Escuela Politécnica Superior, de la Universidad Autónoma de Madrid, España, 2003.
  • Doctor en Informática y Telecomunicaciones, , Escuela Politécnica Superior, de la Universidad Autónoma de Madrid, España, 2005.
  • Miembro SNI Nivel I
  • Perfil Deseable PROMEP SI
  • Líneas de investigación: ;Diseño electrónico y sistemas embebidos, diseño en reconfigurables FPGAs, Arquitectura de microprocesadores, Sistemas multi-procesador, Diseño de MEMS, diseño VLSI y diseño de aplicaciones a la bioelectrónica “sistemas de monitoreo de tensión deformación de los ligamentos de las articulaciones”.

PRODUCCIÓN CIENTÍFICA

ARTICULOS
  • Ríos Arrañaga, J.D., Magaña Chávez, J.L., Ramos Jaramillo, S., Raygoza Panduro, J.J., Balderas Mata & S.E., Becerra Álvarez, E.C.. (2020). IMPLEMENTACIÓN DEL SISTEMA HANUMAN EN MENSAJERÍA INSTANTÁNEA (HANUMAN SYSTEM IMPLEMENTATION ON INSTANT MESSENGER). Pistas Educativas Vol. 42 No. 136.
  • González-Vidal, J. L., Resi-Barranca, M. A., Vázquez-Acosta, E. N., & Raygoza-Panduro, J. J. (2019). Sensing system with an artificial neural network based on floating-gate metal oxide semiconductor transistors. Revista Mexicana de Física, 66(1), 91. https://doi.org/10.31349/revmexfis.66.91
  • Dávila Delgado, E., Raygoza Panduro, J. J., Becerra Álvarez, E. C., Espinoza Jurado, F. J., & Gutiérrez Frías, E. F. (2019). Low cost DSP‐based educational embedded platform for real‐time simulation and fast implementation of complex systems in Simulink. Computer Applications in Engineering Education, 27(4), 955–970. https://doi.org/10.1002/cae.22136
  • Gutierrez-Frias, E. F., García-Lugo, L. A., Becerra-Alvarez, E. C., Raygoza-Panduro, J. J., José, M., & Ortega-Rosales, E. B. (2018). Methodology to improve the model of series inductance in CMOS integrated inductors. Journal of Electrical Engineering, 69(3), 250-254.
  • Espinoza-Jurado, J., Dávila, E., Rivera, J., Raygoza-Panduro, J. J., & Ortega, S. (2015). Robust control of the air to fuel ratio in spark ignition engines with delayed measurements from a UEGO sensor. Mathematical Problems in Engineering, 2015.
  • de la Crúz, A. P., Barón, J. R. R., Cisneros, S. O., Panduro, J. J. R., Díaz, M. Á. C., & Yau, J. R. L. (2015). Characterization and synthesis of a 32-bit asynchronous microprocessor in synchronous reconfigurable devices. Journal of applied research and technology, 13(5), 483-497.
  • Pedroza de la Crúz, A., Carrazco Díaz, M. Á., Ortega Cisneros, S., Raygoza Panduro, J. J., Rivera Domínguez, J., & Sandoval Ibarra, F. (2015). HW/SW Co-Design of a Specific Accelerator for Robotic Computer Vision. Computación y Sistemas, 19(3), 513-527.
  • Ibarra-Villegas, F. J., Ortega-Cisneros, S., Moreno-Villalobos, P., Sandoval-Ibarra, F., Valle-Padilla, D., & Raygoza-Panduro, J. J. (2015). Analysis of MEMS structures to identify their frequency response oriented to acoustic applications. Superficies y vacío, 28(1), 12-17.
  • Ortega-Cisneros, S., Cabrera-Villaseñor, H. J., Raygoza-Panduro, J. J., Sandoval, F., & Loo-Yau, R. (2014). Hardware and software co-design: An architecture proposal for a network-on-chip switch based on bufferless data flow. Journal of applied research and technology, 12(1), 153-163.
  • Ibarra-Villegas, F. J., Ortega-Cisneros, S., Sandoval-Ibarra, F., Raygoza-Panduro, J. J., & Rivera-Domínguez, J. (2013). Design of capacitive MEMS transverse-comb accelerometers with test hardware. Superficies y vacío, 26(1), 4-12.
  • Dominguez, J. R., Mora-Soto, C., Ortega-Cisneros, S., Panduro, J. J. R., & Loukianov, A. G. (2011). Copper and core loss minimization for induction motors using high-order sliding-mode control. IEEE transactions on Industrial Electronics, 59(7), 2877-2889.
  • Bonsfills, N., Gómez-Barrena, E., Raygoza, J. J., & Núñez, A. (2008). Loss of neuromuscular control related to motion in the acutely ACL-injured knee: an experimental study. European journal of applied physiology, 104(3), 567-577.
  • Ortega-Cisneros, S., Raygoza-Panduro, J. J., & de la Mora Gálvez, A. (2007). Design and Implementation of the AMCC Self-Timed Microprocessor in FPGAs. J. UCS, 13(3), 377-387.
  • Bonsfills, N., Raygoza, J. J., Boemo, E., Garrido, J., Nunez, A., & Gomez-Barrena, E. (2007). Proprioception in the ACL-ruptured knee: the contribution of the medial collateral ligament and patellar ligament. An in vivo experimental study in the cat. The Knee, 14(1), 39-45.
LIBROS
  • VOLUMEN ESPECIAL CON MOTIVO DEL QUINTO CONGRESO CONCIBE 2009, Juan José Raygoza P. , Susana Ortega Cisneros, Jorge Rivera D., AMATE. 2019. ISBN1665-5745
  • INTRODUCCION AL MICROCONTROLADOR AT89S52, Alberto de la Mora Gálvez Susana Ortega Cisneros Juan José Raygoza Panduro Jorge Rivera Dominguez, AMATE. 2007. ISBN9789707642546
CAPITULOS DE LIBROS
  • SUPER-TWISTING SLIDING MODE IN MOTION CONTROL SYSTEMS, SLIDING MODE CONTROL ANDRZEJ BARTOSZEWICZ, INTECH, Vol. 1, Pags. 18, Jorge Rivera, Luis Garcia, Christian Mora, Juan José, Raygoza, Susana Ortega. 2011.
PARTICIPACIONES EN CONGRESOS
  • Cervantes, O. D. S., Jurado, J. E., Panduro, J. J. R., Alvarez, E. C. B., Arranaga, J. D. R., & Dominguez, J. R. (2019). 32-bit Microcontroller-Based Hardware-in-the-Loop Simulation for Controllers of Air-to-Fuel Ratio in Spark-Ignition Engines. 2019 IEEE 39th Central America and Panama Convention (CONCAPAN XXXIX). Published. https://doi.org/10.1109/concapanxxxix47272.2019.8977046
  • Macias-Mendoza, A., Medina-Márquez, J., Raygoza-Panduro, J. J., Rios-Arrañaga, J. D., & Balderas-Mata, S. E. (2019, September). Statistical validation analysis between an experimental Shack-Hartmann aberrometer and a commercial device. In Infrared Sensors, Devices, and Applications IX (Vol. 11129, p. 111290T). International Society for Optics and Photonics.
  • Gutierrez-Melo, J. A., Raygoza-Panduro, J. J., Barrios, S., Pena, A., & Ortega-Cisneros, S. (2016, September). Design and implementation of a module to obtain a lagrange interpolating polynomial in a FPGA. In 2016 IEEE Central America and Panama Student Conference (CONESCAPAN) (pp. 1-6). IEEE.
  • Siordia, F. V., Panduro, J. J. R., Alvarez, E. C. B., Cisneros, S. O., & Domınguez, J. R. (2016, September). Architecture design to optimize multipliers in FPGAs based on Maya multiplying method. In 2016 IEEE Central America and Panama Student Conference (CONESCAPAN) (pp. 1-5). IEEE.
  • Cisneros, S. O., Padilla, J. L. D. V., García, I. E. D., Dominguez, J. R., & Panduro, J. J. R. (2015, October). Design and implementation of a DC motor control using Field Programmable Analog Arrays. In 2015 12th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE) (pp. 1-6). IEEE.
  • Rentería-Cedano, J. A., Aguilar-Lobo, L. M., Ortega-Cisneros, S., Loo-Yau, J. R., & Raygoza-Panduro, J. J. (2014, November). FPGA Implementation of a NARX Network for Modeling Nonlinear Systems. In Iberoamerican Congress on Pattern Recognition (pp. 88-95). Springer, Cham.
  • Ortega-Cisneros, S., Carrazco-Díaz, M. A., de-la-Crúz, A. P., Raygoza-Panduro, J. J., Sandoval-Ibarra, F., & Rivera-Domínguez, J. (2014, November). Real Time Hardware Accelerator for Image Filtering. In Iberoamerican Congress on Pattern Recognition (pp. 80-87). Springer, Cham.
  • Cisneros, S. O., Panduro, J. J. R., Bretón, D. T. A., & Barón, J. R. R. (2014). Space-time aer protocol receiver asynchronously controlled on fpga. In 2014 11th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE) (pp. 1-7). IEEE.
  • Cisneros, S. O., Panduro, J. J. R., Barón, J. R. R., Aranda, B. D. T., & Casillas, Z. A. Characterization technique to implement self-timed cells for VLSI design blocks. In 2014 11th International Conference on Electrical Engineering, Computing Science and Automatic Control (CCE) (pp. 1-6). IEEE.
  • Herrera, I., Ortega, S., Moreno, P., & Panduro, J. J. R. (2012, November). Methodology for the implementation of a SIMULATOR of electric transients on FPGA. In 2012 IEEE 4th Colombian Workshop on Circuits and Systems (CWCAS) (pp. 1-6). IEEE.
  • Navarrete, A., Rivera, J., Raygoza, J. J., & Ortega, S. (2011, November). Discrete-time modeling and control of PMSM. In 2011 IEEE Electronics, Robotics and Automotive Mechanics Conference (pp. 258-263). IEEE.
  • Meza, M., Rivera, J., Raygoza, J. J., & Ortega, S. (2011, November). Sensorless control of induction motors with core loss. In 2011 IEEE Electronics, Robotics and Automotive Mechanics Conference (pp. 270-276). IEEE.
  • Loukianov, A., Meza, M., Rivera, J., & Raygoza, J. J. (2011, October). Super-twisting observer based on pll technique for sensorless control of induction motors with core loss. In 2011 8th International Conference on Electrical Engineering, Computing Science and Automatic Control (pp. 1-7). IEEE.
  • Rivera, J., Garcia, L., Ortega, S., & Raygoza, J. (2010, September). Discrete-time modeling and control of an under-actuated robotic system. In 2010 IEEE Electronics, Robotics and Automotive Mechanics Conference (pp. 508-514). IEEE.
  • Dominguez, J. R., Mora-Soto, C., Ortega, S., Raygoza, J. J., & De La Mora, A. (2010, June). Super-twisting control of induction motors with core loss. In 2010 11th International Workshop on Variable Structure Systems (VSS) (pp. 428-433). IEEE.
  • Ortega-Cisneros, S., Raygoza-Panduro, J. J., De La Mora, A., & Castillo, O. (2008, March). Implementation of a wireless control system with self timed activation for mobile robots. In 2008 4th Southern Conference on Programmable Logic (pp. 205-208). IEEE.
  • Raygoza-Panduro, J. J., Ortega-Cisneros, S., Rivera, J., & De la Mora, A. (2008, March). Design of a Mathematical Unit in FPGAs for the Implementation of the Control of a System of Magnetic Levitation. In 2008 4th Southern Conference on Programmable Logic (pp. 37-42). IEEE.
  • Raygoza-Panduro, J. J., Ortega-Cisneros, S., & Boemo, E. (2005, September). FPGA implementation of a synchronous and self-timed neuroprocessor. In 2005 International Conference on Reconfigurable Computing and FPGAs (ReConFig'05) (pp. 8-pp). IEEE.
  • Ortega-Cisneros, S., Raygoza-Panduro, J. J., Muro, J. S., & Boemo, E. (2005, September). Rapid prototyping of a self-timed ALU with FPGAs. In 2005 International Conference on Reconfigurable Computing and FPGAs (ReConFig'05) (pp. 8-pp). IEEE.

DOCENCIA

_______ - _______  

Diseño Electrónico de una Red Neuronal, Tiempo en Horas (12) UNIVERSIDAD AUTONOMA DE MADRID, ,DOCTORADO

_______ - _______  

Rehabilitación de rodillas lesionadas. Aspectos Electrónicos, Tiempo en Horas (12) UNIVERSIDAD AUTONOMA DE MADRID, ,DOCTORADO

_______ - _______ 

Clasificación de patrones de deformación y posición relativa de ligamentos de la articulación (HW), Tiempo en Horas (12) UNIVERSIDAD AUTONOMA DE MADRID, ,DOCTORADO

_______ - _______ 

Sistema Electrónico para el análisis y rehabilitación de lesiones en el ligamente cruzado anterior, Tiempo en Horas (12) UNIVERSIDAD AUTONOMA DE MADRID, ,DOCTORADO

02/2012 - 07/2012 

Arquitectura de Microprocesadores, Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

02/2012 - 07/2012 

Taller de Sistemas Digitales, Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2011 - 01/2012 

Tópicos selectos de sistemas embebidos II (T-3408042, Tiempo en Horas (64) UNIVERSIDAD DE  GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2011 - 01/2012 

Síntesis de circuitos aritméticos (T-3408030), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2011 - 01/2012 

Taller de sistemas digitales III (T-3377686), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2011 - 07/2011 

Arquitectura de microprocesadores (T-3296229), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

02/2011 - 07/2011 

Taller de sistemas digitales III (T-3257402), Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2010 - 01/2011 

Síntesis de circuitos aritméticos (T-3176007), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2010 - 01/2011 

Taller de sistemas digitales III (T-3139477), Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2010 - 07/2010 

Taller de sistemas digitales III (T-3043502), Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2010 - 07/2010 

Desarrollo de sistemas embebidos (T-3017776), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2009 - 01/2010 

Síntesis de circuitos aritméticos (T-2917043), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2009 - 01/2010 

Taller de sistemas digitales III (T-2916937), Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2009 - _______ 

Diseño de sistemas integrados (T-2775536), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

02/2009 - 07/2009 

Desarrollo de sistemas embebidos 1 (T-2775534), Tiempo en Horas (64) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2008 - 01/2009 

Taller de Sistemas digitales III (T-2683654), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2008 - 01/2009 

Desarrollo de sistemas embebidos 1 (T-2707874), Tiempo en Horas (68) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2008 - 01/2009 

Diseño de sistemas integrados (T-2707876), Tiempo en Horas (68) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

08/2008 - 01/2009 

Sintesis de Circuitos aritméticos (T2707888), Tiempo en Horas (68) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,MAESTRIA

02/2008 - 07/2008 

Taller de sistemas digitales III (T-2592972), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2007 - 01/2008 

Taller de Sustemas Digitales III (T-2218048), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2007 - 07/2007 

Taller de sistemas digitales III (1966738), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2007 - 07/2007 

Taller de sistemas digitales III (T-1966737), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2006 - 01/2007 

Taller de sistemas digitales III (T-1861314), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

08/2006 - 01/2007 

Taller de sistemas digitales III (T-1861487), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2006 - 01/2006 

Taller de sistemas digitales III, Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

02/2006 - 07/2006 

Taller de sistemas digitales III (T-1850724), Tiempo en Horas (85) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

09/1996 - 02/1997 

Sistemas no Lineales (Teoria), Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

09/1996 - 02/1997 

Electrónica V ( Prácticas), Tiempo en Horas (40) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

09/1996 - 02/1997 

Electronica V., Tiempo en Horas (100) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

09/1992 - 02/1993 

Estructura de datos, Tiempo en Horas (160) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

09/1992 - 02/1993 

Arquitectura de computadoras, Tiempo en Horas (80) UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ,LICENCIATURA

TESIS DIRIGIDAS

LICENCIATURA
  • 26/05/2009, Propuesta, análisis y estudio de estructuras asíncronas para microprocesadores., UNIVERSIDADDE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Dennis Fernando Aceves López México.
  • 27/05/2010, Contribución al desarrollo , implementación y metrica de circuitos aritméticos en dispositivos reconfigurables. UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Maria Isabel Baena Amador México.
  • 25/06/2009, Generador de funciones en dispositivos programables FPGAs, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Ricardo Ortega Magaña México.
  • 18/06/2009, Prototipádo Rápido en FPGAs basado en modelos Implementados en System Generator y Matlab, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Héctor Jesús Cabrera Villaseñ México.
  • 10/07/2008, Analisis e implementación en hardware del algoritmo criptografico Rindael o AES (Advance Encryption Standart), UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Gonzaléz Ruiz Julio Cesar México.
  • 10/07/2008, Diseño y Prototipado de un Procesador Matemático en FPGAs., UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, LICENCIATURA, Alí Piña Rocha México.
MAESTRÍA
  • 17/03/2010, Generación de módulos aritméticos en punto flotante para procesamiento digital de altas prestaciones., UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Gerardo Leyva Hernández México.
  • 28/04/2010, Diseño e Implementación de un sistema electrónico para el análisis de patrones en los ligamentos de la columna vertebral en movimientos de flexión y extensión, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Kenyo Eloy Ortiz Navarro México.
  • 06/06/2012, Prototipado de circuitos globalmente asíncronos localmente síncronos sobre dispositivos reconfigurables, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Griselda Terrazas Ramos México.
  • 28/11/2011, Diseño y desarrollo de un núcleo suave para dispositivos reconfigurables., UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Ricardo Ortega Magaña México.
  • 25/11/2011, Conmutación de Circuitos para la Interconexión de Bloques Propietarios Implementados en FPGAs, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Hector Jesús Cabrera Villaseño México.
  • 09/12/2011, Estudio y diseño de transductores microelectromecanicos para aplicaciones en sistemas embebidos., UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Francisco Javier Ibarra Villegas México.
  • 28/02/2011, Implementación de estructuras asíncronas para microprocesadores, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Adrian Pedroza de la Cruz México.
  • 02/12/2010, Sistema multiprocesador en dispositivos reconfigurables aplicado al reconocimiento y clasificación de señales, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Carlos Alberto Chirino Gudiño México.
  • 16/11/2010, Diseño de un sistema embebido basado en un microprocesador de núcleo flexible con dispositivos reconfigurables, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Alí Piña Rocha México.
  • 10/11/2010, Programa generador de componentes asíncronos para la implementación de circuitos autotemporizados en dispositivos reconfigurables, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Miguel Ángel Carrazco Díaz México.
  • 01/12/2010, Sistema neuronal celular implementado en dispositivos reconfigurables para procesamiento de imágenes en tiempo real., UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, MAESTRIA, Oralia Soledad Godínez Vega México.

INVESTIGACIÓN CIENTÍFICA Y TECNOLÓGICA

PROYECTOS DE INVESTIGACIÓN

02/2009 - 05/2010 

MULTIPROCESADOR SELF-TIMED EN DISPOSITIVOS RECIONFIGURABLES, APLICADO EN EL RECONOCIMIENTO Y CLASIFICACIÓN DE SEÑALES. UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA Investigadores Participantes: SUSANA ORTEGA CISNEROS, JUAN JOSÉ RAYGOZA PANDURO, ALBERTO DE LA MORA GÁLVEZ, JORGE RIVERA DIMINGUEZ.

02/2009 - 05/2010 

SEGUNDO AÑO "DESARROLLO DE UN SISTEMA DE MONITORIZACIÓN ELECTRÓNICO PARA EL ANALISIS Y MODELADO DE LA DSICOPATIA, POSTERIOR A UNA INSTRUMENTACIÓN TRANSPEDICULAR DE COLUMNA LUMBAR, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA Empresas Participantes: IMSS Investigadores Participantes: JUAN JOSÉ RAYGOZA PANDURO, SUSANA ORTEGA CISNEROS, JOSÉ MARIA JIMENEZ AVILA.

02/2008 - 05/2010 

DESARROLLO DE UN SISTEMA DE MONITORIZACIÓN ELECTRÓNICO PARA EL ANÁLISIS Y MODELADO DE LA DISCOPATIA, POSTERIOR A UNA INSTRUMENTACIÓN TRASPEDICULAR DE COLUMNA LUMBAR, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA Empresas Participantes: SEP SECRETARIA DE EDUCACION PUBLICA Investigadores Participantes: JUAN JOSÉ RAYGOZA PANDURO, SUSANA ORTEGA CISNEROS, JORGE RIVERA DOMINGUEZ, JOSÉ MARIA JIMÉNEZ ÁVILA Becarios Participantes: JOSE OLAGUE CRESPO

02/2008 - 05/2010 

DISEÑO E IMPLEMENTACIÓN DE UN SISTEMA MULTI-PROCESADOR SELF-TIMED EN DISPOSITIVOS RECONFIGURABLES, APLICADO EN EL RECONOCIMEINTO Y CLASIFICACIÓN DE SEÑALES, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA Empresas Participantes: SEP SECRETARIA DE EDUCACION PUBLICA Investigadores Participantes: SUSANA ORTEGA CISNEROS, JUAN JOSE RAYGOZA PANDURO, JORGE RIVERA DOMINGUEZ, ALBERTO DE LA MORA Becarios Participantes: OSCAR MENDOZA OLIDEN.

02/2008 - 01/2009 

DISEÑO E IMPLEMENTACION DE CONTROLADORES POR MODOS DESLIZANTES PARA SISTEMAS NO LINEALES CON INCERTIDUMBRES: APLICACION A LAS MÁQUINAS ELÉCTRICAS, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA Empresas Participantes: SEP SECRETARIA DE EDUACION PUBLICA Investigadores Participantes: JORGE RIVERA DOMINGUEZ, SUSANA ORTEGA CISNEROS, JUAN JOSE RAYGOZA PANDURO

02/2003 - 12/2003 

Sistemas de computación Reconfigurable SCORE, UNIVERSIDAD AUTONOMA DE MADRID Empresas Participantes: UNIVERSIDAD POLITECTNICA DE MADRID Investigadores Participantes: E. BOEMO Becarios Participantes: RAYGOZA PANDURO J.J., GONZALEZ I., GONZALEZ GÓMEZ J., J. G. SUTTER.

01/2001 - 02/2003 

Diseño de core IP para redes de comunicaciones inalámbricas basadas en OFMD. Optimización de consumo en las terminales móviles, UNIVERSIDAD AUTONOMA DE MADRID Empresas Participantes : UNICEN , UNIVERSIDA POLITECNICA DE VALENCIA Investigadores Participantes: E BOEMO, GARRIDO J., GOMEZ ARRIBA Becarios Participantes: RAYGOZA PANDURO J. J., LOPEZ BUEDO S., GONZALEZ DE RIVERA G.

01/2001 - 01/2003 

Estabilización dinámica de la rodilla lesionada. Estudio de actividad muscular en la lesión aguda, su adaptación temporal y su suplencia artificial mediante el diseño de un sistema electrónico de autorregulado, UNIVERSIDAD AUTONOMA DE MADRID Investigadores Participantes: E. BOEMO, E. GÓMEZ BARRENA Becarios Participantes: RAYGOZA PANDURO J.J., N. BONSFILLS, SEGUNDO AÑO "DISEÑO E IMPLEMENTACIÓN DE UN SISTEMA.

GRUPOS DE INVESTIGACIÓN

05/2007 

Sistemas Embebidos y Controladores no lineales, UNIVERSIDAD DE GUADALAJARA / CENTRO UNIVERSITARIO DE CIENCIAS EXACTAS E INGENIERIA / DEPARTAMENTO DE ELECTRONICA, ALBERTO DE LA MORA GÁLVEZ, JORGE RIVERA DOMINGUEZ, JUAN JOSÉ RAYGOZA PANDURO, SUSANA ORTEGA CISNEROS,INST. DE EDU. SUP. PUBLICAS

PROPIEDAD INTELECTUAL

PATENTES REGISTRADAS EN MÉXICO
  • Disposición electrónica monitorizada de Tensión-Deformación, P200400546, Registrada. J.J. Raygoza Panduro, E. Gomez Barrena, A. Nuñez, E. Boemo, N. Bonsfills, Ortega Cisneros S., J. Garrido Salas.
PATENTES REGISTRADAS EN OTROS PAÍSES
  • 2004, ESP, P200400546, Disposición electrónica monitorizada de tensión-deformación. Modelo de Utilidad

DISTINCIONES Y PREMIOS

2010 

Reconocimiento a Perfil deseable PROMEP Convocatoria de la SEP México, SECRETARIA DE EDUCACION PUBLICA SEP 2006 Reconocimiento a perfil PROMEP Conv. PROMEP México, SECRETARIA DE EDUCACION PUBLICA SEP.

2000 

Reconocimiento por la exitosa implementación del nuevo proceso de 2 capas de carbon en Harmony, RIE Director general Alfonso Alva México, IBM DE MEXICO PLANTA GDL.

1997 

Reconocimiento por ltranaferencia tecnologica del proceso RIE (Reactive Ion Etch) Director general Alfonso Alva México, IBM DE MEXICO PLANTA GDL.

DIVULGACIÓN Y DIFUSIÓN

28/10/2009 

AVAZAN EN LA CREACIÓN DE UN CHIP PARA DETECTAR LIGAMENTOS Y COLUMNA, Dirección de Prensa y Comunicaciónes de la U de G., Nacional, Medios Impresos.

27/10/2009 

DESARROLLO DE CIRCUITOS EN FPGAS CON HERRAMIENTA ISE 10.2, Congreso Concibe 2009, Nacional, Talleres.

26/10/2009 

INTRODUCCIÓN A VHDL, Congreso Concibe 2009, Nacional, Talleres.

31/07/2008 

INTRODUCCIÓN A LOS PROCESADORES EMBEBIDOS EN FPGAS, NIOS II DE ALTERA (SOFTCORE), Congreso CONCIBE 2009, Nacional, Talleres.

31/07/2008 

CHIP ELECTRÓNICO, Periodico Mural y Dirección de prensa y comnunicación U d G., Nacional, Medios Impresos, Difusión de los avances de la investigación del diseño del sistema electrónico de monitoreo de tensión deformación de los ligamentos.

26/05/2008 

DESARROLLAN CHIP PORTATIL PARA DETECTAR PROBLEMAS EN LIGAMENTOS, Notisistema ( Radio metropoli), Nacional, Radio.

20/07/2007 

HARDWARE IMPLEMENTATION OF AN OPTIMAL POLE PLACEMENT CONTROLLER FOR A LIQUID LEVEL SYSTEM, CONCIBE SCIENCE 2008, Nacional, Conferencias.

17/10/2007 

MONITOR DE LIGAMENTOS, La Jornada, Nacional, Medios Impresos.

17/06/2007 

CURSO DE ACTUALIZACIÓN EN CIENCIAS COMPUTACIONALES, Universidad de Guadalajara, Nacional, Seminarios.

04/06/2007 

MEDICINA EN EL DEPORTE. LA UNIV. DE GUAD. DESARROLLA UN APARATO PARA CURAR LESIONES DE LIGAMENTO DE RODILLA, PESADILLA DE FUTBOLISTAS GIMNASTAS Y BAILARINES., La Cronica de Hoy, Nacional, Medios Impresos.

31/05/2007 

INTRODUCCIÓN AL DISEÑO DE CIRCUITOS EN DISPOSITIVOS RECONFIGURABLES, Universidad de Guadalajara, Nacional, Talleres, Taller dentro dentro del marco del tercer congreso de CONCIBE 2007.

30/05/2007 

DESARROLLAN MÉDICOS SISTEMA PARA EVALUAR LESIONES EN LIGAMENTOS, El Porvenir.com, Nacional, Medios Impresos.

30/05/2007 

INVENTAN UN SISTEMA PARA EVALUAR LESIONES, Periodico MURAL, Nacional, Medios Impresos, Presentación de los resultados obtenidos con el sistema electrónico monitor de tensión-deformación de los ligamentos de la articulación, como un sistema para evaluar las lesiones del ligamento cruzado anterior.

29/05/2007 

DISEÑAN SISTEMA DE AYUDA EN LESIONES, Periódico PUBLICO, Nacional, Medios Impresos, Difusión de los avances del proyecto del sistema electrónico monitor de la tensión-deformación de los ligamentos de la articulación, en especifico para evaluar el comportamiento de la rodilla en presencia de la lesión del ligamento cruzado anterior LCA.

22/01/2007 

SISTEMA ELECTRÓNICO QUE DETECTA DEFORMACIONES EN LOS LIGAMENTOS, Radio Vital, Nacional, Radio.

25/10/2006 

INTRODUCCIÓN AL LENGUAJE DE DESCRIPCIÓN DE HARDWARE VHDL, Universidad de Guadalajara, Nacional, Talleres.

29/09/2006 

INTRODUCCIÓN AL DISEÑO DE REDES NUERONALES IMPLEMENTADAS EN CIRCUITOS RECONFIGURABLES FPGAS EJEMPLOS Y APLICACIONES, Universidad de Guadalajara, Nacional, Conferencias.

25/09/2006 

DISEÑO DE SISTEMAS ELECTRÓNICOS CON CIRCUITOS RECONFIGURABLES FPGAS (03), Universidad de Guadalajara, Nacional, Talleres.

12/09/2006 

DISEÑOS DE SISTEMAS ELECTRÓNICOS CON CIRCUITOS RECONFIGURABLES FPGAS (02), Universidad de Guadalajara, Nacional, Talleres.

 

EL DESARROLLO DE LOS MICROPROCESADORES SELF-TIMED IMPLEMENTADOS EN FULL CUSTOM Y FPGAS, JCRA 2006 sextas jornadas sobre computación reconfigurable y aplicaciones, Extranjero, Conferencias.